Главная страница155555
DS28DG02

DS28DG02

Интегральная схема со встроенными ЭСППЗУ размером 2 кбит, портом ввода-вывода, часами реального времени, схемой сброса, схемой контроля батарейного питания и сторожевым таймером

Отличительные особенности:

  • ЭСППЗУ размером 2 кбит (256 x 8) с организацией в виде четырех блоков размером 64 байт каждый
  • Возможность записи в ЭСППЗУ одного байта или последовательности до 16 байт
  • Вывод защиты от записи ЭСППЗУ позволяет защитить блоки 1,2 или все 4
  • Износостойкость каждой страницы 200 тыс. циклов программирования при температуре +25°C; цикл записи ЭСППЗУ не более 10 мс
  • Последовательный интерфейс SPI с поддержкой режимов (0,0) и (1,1) на тактовых частотах до 2 МГц
  • 12 линий ввода-вывода с возможностью нагружения светодиодом
  • В зависимости от выполненной настройки каждая из линий ввода-вывода при запуске конфигурируется на работе в качестве входа или выхода, открытого стока/двухтактного выхода
  • Все линии ввода-вывода переконфигурируются после запуска
  • Часы реального времени/календарь/будильник с представлением данных в двоично-десятичном формате и автоматической компенсацией в високосном году
  • Часы реального времени работают совместно с кварцевым резонатором 32.768 кГц, 12.5 пФ или внешним температурно-компенсированным кварцевым генератором
  • Встроенная схема сброса ЦПУ по уровню Vcc или по нажатию на кнопку
  • Контроль батарейного питания 2.5В, 2.25В, 2.0В, 1.75В, -5%
  • Сторожевой таймер: период переполнения 1.6 сек., 0.8 сек., 0.4 сек., 0.2 сек. (тип.)
  • Единообразный запрограммированный в производственных условиях 64-битный регистрационный номер
  • Рабочий диапазон: 2.2В…5.25В, -40°C…+85°C
  • Уровень защиты от электростатических разрядов ±4 кВ IEC 1000-4-2 (кроме выводов подключения кварцевого резонатора)
  • Доступность в 28-выводном корпусе TSSOP (4.4мм) или 36-выв. QFN (6мм х 6мм)

Структурная схема DS28DG02:

Структурная схема DS28DG02

Типичная схема включения DS28DG02:

Типичная схема включения DS28DG02

Расположение выводов DS28DG02:

Расположение выводов DS28DG02

Общее описание:

Интегральная схема DS28DG02 содержит 2 кбит (256 x 8) ЭСППЗУ, 12 линий ввода-вывода, часы /календарь/будильник реального времени, схему сбросу ЦПУ, схему контроля батареи и сторожевой таймер. Для связи с ИС предусмотрен стандартный последовательный интерфейс SPI. ЭСППЗУ разбито на четыре блока по 64 байт в каждой. Поддерживается возможность записи одного байта или последовательности до 16 байт. С помощью дополнительных регистров имеется возможность доступа к линиям ввода-вывода и к функциям настройки. Каждая линия ввода-вывода может работать как вход или как выход. Настройки линий ввода-вывода хранятся в энергонезависимой памяти и вводятся в действие при подаче питания. Все линии ввода-вывода могут реконфигурироваться пользователем через последовательный интерфейс. Часы-календарь реального времени работают в 12 или 24 часовом режиме и поддерживают автоматическую коррекцию високосности. Порог контроля батарейного напряжения и период переполнения сторожевого таймера программируются чере энергонезависимые регистры. Схема сброса генерирует сигнал сброса ЦПУ, если напряжение VCC стало ниже запрограммированного в производственных условиях порога. Схема сброса также содержит схему подавления дребезга, которая позволяет подключить кнопку ручного сброса.

Информация для заказа:

Код заказа Температурный диапазон Порог контроля Vcc Корпус Код корпуса
DS28DG02E-3C+ -40…+85°C 3.3В-5% 28-выв. TSSOP-EP (4.4мм) U28E+5
DS28DG02E-3C+T -40…+85°C 3.3В-5% 28-выв. TSSOP-EP T&R U28E+5
DS28DG02G-3C+ -40…+85°C 3.3В-5% 36-выв. TQFN-EP (6 х 6мм) U28E+5
DS28DG02G-3C+T -40…+85°C 3.3В-5% 36-выв. TQFN-EP T&R U28E+5

Прим.:

  1. "+" указывает на отсутствие содержания свинца в корпусе.
  2. "EP" указывает на наличие в корпусе теплоотводящей площадки.
  3. T&R означает упаковку в ленте на бобине.

Документация:

  453 Kb Engl Описание микросхем DS28DG02
Наверх